Test - Chiportal https://chiportal.co.il/category/site-pages/test/ The Largest tech news in Israel – Chiportal, semiconductor, artificial intelligence, Quantum computing, Automotive, microelectronics, mil tech , green technologies, Israeli high tech, IOT, 5G Fri, 25 Dec 2009 20:08:25 +0000 he-IL hourly 1 https://wordpress.org/?v=6.5.5 https://chiportal.co.il/wp-content/uploads/2019/12/cropped-chiportal-fav-1-32x32.png Test - Chiportal https://chiportal.co.il/category/site-pages/test/ 32 32 High Speed Board Designer-6 months https://chiportal.co.il/high-speed-board-designer-6-months-2/ https://chiportal.co.il/high-speed-board-designer-6-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/high-speed-board-designer-6-months-2/ מטרת התוכנית * הקניית ניסיון בפיתוח מעגלים מודפסים בתדר גבוה שכול כך נדרש היום להתקדמות בתחום * בביצוע פרויקט תעשייתי בתחום Signal Integrity. * קורס מיועד למהנדסי אלקטרוניקה עם ידע קודם בפיתוח מעגלים מודפסים. * לימוד, שימוש, התנסות ושליטה בכלים הנדרשים לפיתוח מעגלים בתדר גבוה. * שילוב הידע הפיזיקאלי והניסיון המעשי להכרת התופעות וההפרעות הנגרמות […]

הפוסט High Speed Board Designer-6 months הופיע לראשונה ב-Chiportal.

]]>
מטרת התוכנית

* הקניית ניסיון בפיתוח מעגלים מודפסים בתדר גבוה שכול כך נדרש היום להתקדמות בתחום
* בביצוע פרויקט תעשייתי בתחום Signal Integrity.
* קורס מיועד למהנדסי אלקטרוניקה עם ידע קודם בפיתוח מעגלים מודפסים.
* לימוד, שימוש, התנסות ושליטה בכלים הנדרשים לפיתוח מעגלים בתדר גבוה.
* שילוב הידע הפיזיקאלי והניסיון המעשי להכרת התופעות וההפרעות הנגרמות עקב תפקוד בתדר גבוה/ HIGH- SPEED והפרעות אלקטרומגנטיות/ EMI.
* הקניית בסיס מורחב להבנת הידע הנדרש לתכנון אלקטרוני ולהכנה לעריכת מעגלים מודפסים רבי-שכבות למערכות בתדר גבוה.
* תוכנית ייחודית המשלבת גם אימון אישי, פיתוח מנהיגות וניהול זמן כנדרש מאיש פיתוח בחברת הי-טק.

קהל היעד
מהנדסי אלקטרוניקה עם ניסיון ראשוני בפיתוח מעגלים המעוניינים לעבוד ולהתקדם בתחום המתפתח והנדרש של מעגלים אלקטרוניים בתדר גבוהה.
מתכונת הלימודים
פעם בשבוע בערב ( בין שעות 18:00-22:00)
או בימי שישי (בין שעות 9:00-13:30).
משך הלימודים
כ-6 חודשים. כ-120 שעות פרונטאליות ו 150 שעות של ביצוע פרויקט עצמאיות.
תוכנות וסביבת הלימודים
התוכנות המובילות בתעשייה של חברות /Cadence/Allegro/Mentor Graphics העובדות בסביבת Windows לצורך עבודה על הפרויקטים ניתנת אפשרות להפעיל את כלי התכנות גם מהבית באמצעות קו אינטרנט רגיל. אפשרות להתייעץ עם סגל מקצועי דרך הפורומים.

1.High Speed Board Design Advanced Subjects Theory
2. “Reference” High Speed PCB Design Project study
3. “First” High Speed Board Design Project DRs (Design Reviews) – kickoff, PDR, CDR, FDR.
4. SI
5. Power Systems
6. Introduction to FPGA Design
7. FPGA Devices Integration on PCB aspects
8. Coaching – Part 2
9. Final Program Exam – Board Design Evaluation Exam

{loadposition limudim-form}

הפוסט High Speed Board Designer-6 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/high-speed-board-designer-6-months-2/feed/ 0
Professional .NET Development-12 months https://chiportal.co.il/professional-net-development-12-months-2/ https://chiportal.co.il/professional-net-development-12-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/professional-net-development-12-months-2/ מטרת התוכנית 1. הקניית ידע וניסיון אמיתי בפיתוח תוכנה בתחום הנדרש ביותר בתעשיית ההייטק – פיתוח ב- C# בסביבת .NET 2. הקניית ניסיון בניהול עצמאי של פרויקט משלב ההגדרות ועד לשלב התכנון והבדיקות. 3. גישור על הפער בין הנילמד במוסדות האקדמיים לבין הדרישות הקיימות בתעשייה בפיתוח המוצרים העכשוויים והעתידיים בתחום התוכנה. 4. מיועדת למהנדסים ובוגרי […]

הפוסט Professional .NET Development-12 months הופיע לראשונה ב-Chiportal.

]]>
מטרת התוכנית
1. הקניית ידע וניסיון אמיתי בפיתוח תוכנה בתחום הנדרש ביותר בתעשיית ההייטק – פיתוח ב- C# בסביבת .NET
2. הקניית ניסיון בניהול עצמאי של פרויקט משלב ההגדרות ועד לשלב התכנון והבדיקות.
3. גישור על הפער בין הנילמד במוסדות האקדמיים לבין הדרישות הקיימות בתעשייה בפיתוח המוצרים העכשוויים והעתידיים בתחום התוכנה.
4. מיועדת למהנדסים ובוגרי מדעים מתחומים שונים כמו: מכונות, פיסיקה, חומרים, גרעין, אלקטרואופטיקה, מתמטיקה,כימיה ואחרים המעונינים לרכוש ידע תיאורטי ומעשי בפיתוח תוכנה.
5. לימוד, שימוש, התנסות ושליטה בכל הכלים הנדרשים לפיתוח בסביבת מייקרוסופט.
6. התנסות בפיתוח פרויקט אמיתי במהלך ההכשרה המהווה תחליף לניסיון מקצועי של כשנתיים, בהתאם לרמת ההשקעה של הלומד.
7. שילוב של אימון אישי, פיתוח מנהיגות וניהול זמן כנדרש מאיש פיתוח בחברת הי-טק.

קהל היעד
בוגרי תואר במדעים, מהנדסים והנדסאים מצטיינים מכל התחומים שהחליטו לעבוד ולבנות קריירה מוצלחת בפיתוח תוכנה בתחומים הנדרשים ביותר בתעשייה.

מתכונת הלימודים
6 שעות אקדמיות שבועיות. פעם בשבוע בערב (בין שעות 17:30-22:00) או בימי שישי (בין שעות 9:00-13:30). בנוסף: להצלחה בתוכנית ההתמחות נדרשת עבודה עצמית בבית של לפחות 6-8 שעות בשבוע.

משך הלימודים
כ-550 שעות אקדמיות מתוכן 250 שעות פרונטאליות ועוד כ- 300 שעות פרויקט עצמאיות, בליווי מנהל פרויקט.

משך התוכנית כ-11-12 חודשים מחולקת לשני סמסטרים:
סמסטר א: מבוא לתכנות, C# ופיתוח אפליקציות בטכנולוגיית NET.
סמסטר ב: פיתוח מתקדם עם טכנולוגיית NET. – SQL Server and Web Application ומבוא לשפת JAVA
כל סמסטר כ6 חודשים.

תוכנות וסביבת הלימודים
NET Framework 3.5 and Visual Studio 2008
לצורך עבודה על הפרויקטים ניתנת אפשרות להפעיל את כלי התכנות גם מהבית באמצעות קו אינטרנט רגיל. אפשרות להתייעץ עם סגל מקצועי דרך הפורומים.

התוכנית בנויה משני סמסטרים:

Semester A – SW Engineering Basics with C, Programming with C# in .NET technology

1. Introduction to the Professional .NET Designer Program (as Training and Recruiting Program)
* Program’s rules and organization
* SW Design Industry Overview: Applications and Companies
2. SW Engineering and algorithms.
3. Basic Programming with C Language.
4. Developing using Microsoft tools: Introduction to NET Framework 2005/2008 tools for developing applications.
5. Programming with C# 3 Language (Theory and Practice).
6. "Reference" .NET Design Project Review
7. Start the "First" .NET design project
8. Core Foundations of MS .NET 2.0 Development (Theory and Practice)
9. Coaching – Part 1:
* Life targets and plan
* Career planning and time management
* Introduction to project management
10. Introduction to the SW QA area.
11. "First" Project QA stage
12. "First" Board Design Projects DRs (Design Reviews) – kickoff, PDR, CDR, FDR
13. Semester A final exam.

Semester B – Advanced Programming for .NET technology and Introduction to Java.

1. Advanced Foundations of MS .NET 2.0 Development
2. "Reference" Advanced .NET Design Project study
3. Implementing SQL Server 2005 / 2008
4. Introduction to Visual Studio 2008: ADO.NET 3.5
5. Developing Web Applications Using Microsoft Visual Studio 2008 including AJAX, XML, WPF
6. "First" Advanced .NET Design project start
7. Coaching – Part 2:
* Project management: schedule design
* Effective work search: CV Design, Job Interview preparation, progress analysis etc.
8. Introduction to Data Security
9. Windows Communication Foundation – WCF
10. Programming with Silverlight 2
11. Introduction to Programming with Java
12. "First" Advanced .NET Design Project DRs (Design Reviews) – kickoff, PDR, CDR, FDR.
13. Final Program Exam – .NET Designer Evaluation Exam

{loadposition limudim-form}

הפוסט Professional .NET Development-12 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/professional-net-development-12-months-2/feed/ 0
PERL-1.5-2 months https://chiportal.co.il/perl-15-2-months-2/ https://chiportal.co.il/perl-15-2-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/perl-15-2-months-2/ Course objectivesProvide Chip Designers and Verification Engineers with a tool for writing short and very effective scripts. This can increase productivity and make it easier for engineers to improve the design environment. The course covers all steps required for writing programs and scripts in Perl. The course also includes examples and a project to be […]

הפוסט PERL-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>

Course objectives
Provide Chip Designers and Verification Engineers with a tool for writing short and very effective scripts. This can increase productivity and make it easier for engineers to improve the design environment. The course covers all steps required for writing programs and scripts in Perl. The course also includes examples and a project to be developed by the students.

Course organization
The class takes place in Ramat-Gan (Near Tel-Aviv central railway station) once a week either during working days (between 4-8 p.m.) or on Friday (between 9 a.m. � 1 p.m.). The course includes 5 meetings and a real design project.

{loadposition limudim-form}

הפוסט PERL-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/perl-15-2-months-2/feed/ 0
Introduction to E/Specman-1.5-2 months https://chiportal.co.il/introduction-to-especman-15-2-months-2/ https://chiportal.co.il/introduction-to-especman-15-2-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/introduction-to-especman-15-2-months-2/ Program GoalThe goal of this course is to give up to date knowledge about the power of SpecMan and how to write and understand “E” programming. The course assumes basic knowledge in VLSI coding, whether it is for design or verification. The course will go over SpecMan commands, explain the syntax of the “E” language, […]

הפוסט Introduction to E/Specman-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>

Program Goal
The goal of this course is to give up to date knowledge about the power of SpecMan and how to write and understand “E” programming. The course assumes basic knowledge in VLSI coding, whether it is for design or verification. The course will go over SpecMan commands, explain the syntax of the “E” language, teach the most advance verification techniques using that tool, and explain the methodology to write good “E” code. The course will also give real practice in writing an effective “E” code. The labs will give examples, and require work in planning, developing and using verification “E” code. Graduates of this course are expected to know how to develop the basic SpecMan verification environment, how to understand the advanced verification concepts, and no less important – show basic knowledge in SpecMan in job interviews.

Who can attend
Any SW/HW engineer or practical engineer

Course duration:
Studies: 5 meetings, those with good knowledge in System Verilog can skip the first meeting

Classes Schedule
One evening class on weekdays (Mon-Thu, 17:30pm-22.00pm) or one morning class on Friday (9.00-13:30).

Class size
20 people max

Course Structure
The course will be done twice a week for 2.5 weeks

Course Grading Criteria
Course exam and home exercises

{loadposition limudim-form}

הפוסט Introduction to E/Specman-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/introduction-to-especman-15-2-months-2/feed/ 0
Verification using System Verilog-1.5-2 months https://chiportal.co.il/verification-using-system-verilog-15-2-months-2/ https://chiportal.co.il/verification-using-system-verilog-15-2-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/verification-using-system-verilog-15-2-months-2/ מטרת הקורס * הקורס מיועד לאנשי תוכנה ואלקטרוניקה המעונינים ברכישת ידע פרקטי תוך העמקת הידע התיאורי בתחום אימות השבבים (CHIP VERIFICATION). * הקורס כולל לימוד, שימוש, התנסות ושליטה בכלים הנדרשים לפיתוח ולמימוש פרויקט וראיפיקציה במטרה להיות בטוח שה ASIC או ה FPGA מוכן לייצור ואין בו "באגים". * הקורס מקנה בסיס נרחב להבנת הידע הנדרש […]

הפוסט Verification using System Verilog-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>
מטרת הקורס
* הקורס מיועד לאנשי תוכנה ואלקטרוניקה המעונינים ברכישת ידע פרקטי תוך העמקת הידע התיאורי בתחום אימות השבבים (CHIP VERIFICATION).
* הקורס כולל לימוד, שימוש, התנסות ושליטה בכלים הנדרשים לפיתוח ולמימוש פרויקט וראיפיקציה במטרה להיות בטוח שה ASIC או ה FPGA מוכן לייצור ואין בו "באגים".
* הקורס מקנה בסיס נרחב להבנת הידע הנדרש לוריפיקאציית מעגלי VLSI

קהל היעד
מהנדסי והנדסאי אלקטרוניקה ותוכנה, ובוגרי מדעי מחשב עם רקע ב System Verilog המעוניינים לעבוד ולהתקדם בתחום של פיתוח ואימות מעגלי ASIC\FPGA.

מתכונת הלימודים
פעם בשבוע בערב (בין שעות 17:30-22:00) או בימי שישי (בין שעות 9:00-13:30).

משך הלימודים
כחודשיים

תוכנות וסביבת הלימודים
המשתתפים בקורס ישתמשו בתוכנה מהמובילות ביותר בתעשייה של פיתוח השבבים – VCS של חברת SYNOPSYS העובדת בסביבת LINUX\UNIX.
לצורך לימוד והתנסות ניתנת אפשרות להפעיל את כלי הפיתוח גם מהבית באמצעות קו אינטרנט רגיל. כמו כן קיימת אפשרות להתייעץ עם הסגל המקצועי דרך הפורומים.

קורס סילבוס
1. Introduction to the Modern Chip Verification methodology
System Verilog as Hardware Verification Language (HVL).2
Data Types-
Flow Control-
Interfaces-
OOP-
Randomization and Constraints-
Practice.3
Simulation tools-
System Verilog labs

{loadposition limudim-form}

הפוסט Verification using System Verilog-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/verification-using-system-verilog-15-2-months-2/feed/ 0
Verification using VMM-1.5-2 months https://chiportal.co.il/verification-using-vmm-15-2-months-2/ https://chiportal.co.il/verification-using-vmm-15-2-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/verification-using-vmm-15-2-months-2/ מטרת הקורס * הקורס מיועד לאנשי תוכנה ואלקטרוניקה המעונינים ברכישת ידע פרקטי תוך העמקת הידע התיאורי בתחום אימות שבבים (CHIP VERIFICATION) * הקורס כולל לימוד, שימוש, התנסות ושליטה בכלים הנדרשים לפיתוח ולמימוש פרויקט הבדיקות במטרה להיות בטוח שה-ASIC או FPGA מוכן לייצור ואין בו "באגים" * הקורס מקנה בסיס רחב להבנת הידע הנדרש לוריפיקאציית מעגלי […]

הפוסט Verification using VMM-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>

מטרת הקורס

* הקורס מיועד לאנשי תוכנה ואלקטרוניקה המעונינים ברכישת ידע פרקטי תוך העמקת הידע התיאורי בתחום אימות שבבים (CHIP VERIFICATION)
* הקורס כולל לימוד, שימוש, התנסות ושליטה בכלים הנדרשים לפיתוח ולמימוש פרויקט הבדיקות במטרה להיות בטוח שה-ASIC או FPGA מוכן לייצור ואין בו "באגים"
* הקורס מקנה בסיס רחב להבנת הידע הנדרש לוריפיקאציית מעגלי VLSI

קהל היעד

מהנדסי והנדסאי אלקטרוניקה ותוכנה, ובוגרי מדעי מחשב עם רקע ב System Verilog המעוניינים לעבוד ולהתקדם בתחום של פיתוח ואימות מעגלי ASIC\FPGA.

מתכונת הלימודים
פעם בשבוע בערב (בין שעות 17:30-22:00) או בימי שישי (בין שעות 9:00-13:30).
משך הלימודים
כחודשיים
תוכנות וסביבת הלימודים
המשתתפים בקורס ישתמשו בתוכנה מהמובילות ביותר בתעשייה של פיתוח השבבים – VCS של חברת SYNOPSYS העובדת בסביבת LINUX\UNIX.
לצורך לימוד והתנסות ניתנת אפשרות להפעיל את כלי הפיתוח גם מהבית באמצעות קו אינטרנט רגיל. כמו כן קיימת אפשרות להתייעץ עם הסגל המקצועי דרך הפורומים.

קורס סילבוס
1. VMM Approach
Multiprocessing.2
:VMM classes.3
vmm_log-
vmm_data-
vmm_channel-
vmm_xactor-
vmm_notify-
vmm_env-
vmm_atomic_gen-
vmm_scenario_gen-
. Scoreboards.4
VMM Environment Review.5

{loadposition limudim-form}

הפוסט Verification using VMM-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/verification-using-vmm-15-2-months-2/feed/ 0
Modern Chip Verification based System Verilog and VMM -6 months https://chiportal.co.il/modern-chip-verification-based-system-verilog-and-vmm-6-months-2/ https://chiportal.co.il/modern-chip-verification-based-system-verilog-and-vmm-6-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/modern-chip-verification-based-system-verilog-and-vmm-6-months-2/ מטרת התוכניתתוכנית הכשרה והשמה המיועדת לאנשי חומרה ותוכנה המעוניינים להיות חלק משיא הטכנולוגיה, ולעבוד בחברות פיתוח החומרה המובילות בארץ ובעולם. מטרת התוכנית היא לגשר בין הידע התיאורטי של בוגרי האוניברסיטאות והמכללות לבין הכישורים הנדרשים לעבודה מעשית בתעשייה ובסביבת העבודה העדכנית ביותר. התוכנית חושפת את התלמידים לחידושים ועדכונים ממקור ראשון באמצעות טובי המרצים המומחים בתחום מהתעשייה. […]

הפוסט Modern Chip Verification based System Verilog and VMM -6 months הופיע לראשונה ב-Chiportal.

]]>

מטרת התוכנית

תוכנית הכשרה והשמה המיועדת לאנשי חומרה ותוכנה המעוניינים להיות חלק משיא הטכנולוגיה, ולעבוד בחברות פיתוח החומרה המובילות בארץ ובעולם. מטרת התוכנית היא לגשר בין הידע התיאורטי של בוגרי האוניברסיטאות והמכללות לבין הכישורים הנדרשים לעבודה מעשית בתעשייה ובסביבת העבודה העדכנית ביותר. התוכנית חושפת את התלמידים לחידושים ועדכונים ממקור ראשון באמצעות טובי המרצים המומחים בתחום מהתעשייה. במהלך התוכנית מתנסים הסטודנטים בעבודה מעשית אמיתית שמקנה להם ניסיון שווה ערך לשנתיים עבודה, ומאפשרת להם להתחיל לעבוד בתחום ולהיות אפקטיביים מהימים הראשונים לעבודתם בחברה. התוכנית הינה יחידה מסוגה בישראל ומקנה למשתתפים כלים מתקדמים לעבודה בתכנון שבבים (Chip Design). פרט לתכנים המקצועיים התוכנית כוללת פרק נכבד בכל הקשור לאימון אישי, פיתוח מנהיגות פיתוח קריירה וכדומה.

קהל היעד

* מהנדסי אלקטרוניקה/ תוכנה/ מחשבים עם רקע ב VERILOG\VHDL
* בוגרי מדעי מחשב עם רקע ב VERILOG\VHDL

מתכונת הלימודים

פעם בשבוע בערב (בין שעות 17:30-22:00) או בימי שישי (בין שעות 9:00-13:30).

משך הלימודים

משך התוכנית כ6 חודשים. כ-250 שעות אקדמיות מתוכן 120 שעות פרונטאליות ועוד כמינימום של 130 שעות פרויקט עצמאיות, בליווי מנהל פרויקט.

תוכנות וסביבת הלימודים

התוכנות המובילות בתעשייה של חברות SYNOPSYS ו- CADENCE VCS and Specman מערכות הפעלה : Linux/Windows שפות אימות שבבים: SystemVerilog/E שפות סקריפטים: Bash/CShell

* לצורך עבודה על הפרויקטים ניתנת אפשרות להפעיל את כלי התכנות גם מהבית באמצעות קו אינטרנט רגיל.
* בנוסף לפגישות קיימת אפשרות להתייעץ עם סגל המקצועי דרך הפורום שנפתח לכל קבוצה.
* למשתתפי התוכנית ניתנת אפשרות להשתתף בקורס ASIC במחיר אטרקטיבי

קורס סילבוס

1. Modern Random Test Verification Methodology fundamentals
SystemVerilog Test Benches (SVTB) – HVL.2
VCS Simulator Practice.3
SV Advanced subjects (OO, Randomization, Interfaces).4
SystemVerilog Assertions (SVA).5
Introduction to E and Specman.6
"Reference" Chip Verification Industrial Project Requirements and Verification Spec review.7
Verification Methodology Manual for SystemVerilog Verification (VMM).8
"First" Chip Verification Industrial Project Requirements (MRD and Kick Off).9
"Reference" Chip Verification Project RTL Code and Verification Env. Review.10
"First" Chip Verification Project Implementation.11
: "First" Chip Verification Project Design Reviews with guests from the industry.12
Kick off meeting-
Preliminary Design Review-
Critical Design Review-
Final Design Review-
: Coaching and job search plan and material preparation/13
Real High Tech Project planning and management-
The Successful Career building in High Tech Industry-
Job Search Plan, CV design, job interview preparation

{loadposition limudim-form}

הפוסט Modern Chip Verification based System Verilog and VMM -6 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/modern-chip-verification-based-system-verilog-and-vmm-6-months-2/feed/ 0
Chip Verification Engineering-12 months https://chiportal.co.il/chip-verification-engineering-12-months-2/ https://chiportal.co.il/chip-verification-engineering-12-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/chip-verification-engineering-12-months-2/ מטרת התוכנית * מהו מהנדס וריפיקציה? השבב (צ'יפ) האלקטרוני הוא הליבה של כל מערכת אלקטרונית מתקדמת בימינו. כל חברת פיתוח שבבים עוברת בימים אלו לשיטת עבודה שבה יש מומחים בחברה לבדיקות של הרכיבים. בכדי לבדוק את הרכיב, חייב מהנדס הוריפיקציה להכיר את הרכיב על בוריו וכן את סביבת העבודה שלו והסטנדרטים שבהם משתמשים. * תוכנית […]

הפוסט Chip Verification Engineering-12 months הופיע לראשונה ב-Chiportal.

]]>
מטרת התוכנית
* מהו מהנדס וריפיקציה? השבב (צ'יפ) האלקטרוני הוא הליבה של כל מערכת אלקטרונית מתקדמת בימינו.
כל חברת פיתוח שבבים עוברת בימים אלו לשיטת עבודה שבה יש מומחים בחברה לבדיקות של הרכיבים. בכדי לבדוק את הרכיב, חייב מהנדס הוריפיקציה להכיר את הרכיב על בוריו וכן את סביבת העבודה שלו והסטנדרטים שבהם משתמשים.
* תוכנית הכשרה והשמה זו מיועדת לאנשי חומרה ותוכנה המעוניינים להיות חלק משיא הטכנולוגיה, ולעבוד בחברות פיתוח חומרה המובילות בארץ ובעולם.
* מטרת התוכנית הנה לגשר בן הידע התיאורטי של בוגרי האוניברסיטאות והמכללות לבין הכישורים הנדרשים לעבודה מעשית בתעשייה ובסביבת העבודה העדכנית ביותר.
* התוכנית חושפת את התלמידים לחידושים ועדכונים ממקור ראשון באמצעות טובי המרצים המומחים בתחום מהתעשייה.
* במהלך התוכנית מתנסים הסטודנטים בעבודה מעשית אמיתית שמקנה להם ניסיון שווה ערך לשנתיים עבודה, ומאפשרת להם להתחיל לעבוד בתחום ולהיות אפקטיביים מהימים הראשונים לעבודתם בחברה.
* התוכנית הינה יחידה מסוגה בישראל ומקנה למשתתפים כלים מתקדמים לעבודה בתכנון שבבים (Chip Design). פרט לתכנים המקצועיים התוכנית כוללת פרק נכבד בכל הקשור לאימון אישי, פיתוח מנהיגות פיתוח קריירה וכדומה.

קהל היעד
* מהנדסי אלקטרוניקה/ תוכנה/ מחשבים
* בוגרי מדעי מחשב

מתכונת הלימודים

פעם בשבוע בערב ( בין שעות 17:30-22:00)
או בימי שישי (בין שעות 9:00-13:30).

משך הלימודים
משך התוכנית כ10-12 חודשים . כ-550 שעות אקדמיות מתוכן 250 שעות פרונטאליות ועוד כמינימום של 300 שעות פרויקט עצמאיות, בליווי מנהל פרויקט.

תוכנות וסביבת הלימודים
התוכנות המובילות בתעשייה של חברות Synopsys ו- Mentor Graphics מערכות הפעלה : Linux/Windows שפות תכנון : VerilogHDL, SystemVerilog, Bash/CShell

* לצורך עבודה על הפרויקטים ניתנת אפשרות להפעיל את כלי התכנות גם מהבית באמצעות קו אינטרנט רגיל.
* למשתפי התוכנית ניתנת אפשרות להשתתף בקורס ASIC במחיר אטרקטיבי

{loadposition limudim-form}

הפוסט Chip Verification Engineering-12 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/chip-verification-engineering-12-months-2/feed/ 0
ARM for RT Embedded Systems-1.5-2 months https://chiportal.co.il/arm-for-rt-embedded-systems-15-2-months-2/ https://chiportal.co.il/arm-for-rt-embedded-systems-15-2-months-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/arm-for-rt-embedded-systems-15-2-months-2/ Program GoalThis program provides SW & HW engineers with the basic knowledge and experience required for working in Embedded Real-Time systems design, with strong emphasis on ARM processors. Graduates of this course are expected to understand the internal architecture of ARM processors, understand ARM assembly language constructs, and be able to indicate the main differences […]

הפוסט ARM for RT Embedded Systems-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>

Program Goal
This program provides SW & HW engineers with the basic knowledge and experience required for working in Embedded Real-Time systems design, with strong emphasis on ARM processors. Graduates of this course are expected to understand the internal architecture of ARM processors, understand ARM assembly language constructs, and be able to indicate the main differences between ARM and other competitive processors. The program covers:

1. All necessary aspects of the CPU structure, assembler and the main concept of the design
2. Architectures of ARM based systems
3. The tools which are used for coding, compiling and debugging code for ARM processors
4. The RT embedded coding principles in C and Assembly for ARM processors

Who can attend
Electronics, Computers and SW Engineers and other Engineers with HW and SW knowledge

Course duration:
Studies: ~2 Months, 6-7 lessons 5 hours every one.

Classes Schedule
One evening class on weekdays (Mon-Thu, 17:30pm-22.00pm).

Class size
20 people max
Course Syllabus

1. ARM Processors Overview
* CPUs in ARM family
* AMR9 structure and system buses
2. ARM system architecture: AMBA Peripheral devices
3. Programming the Embedded Systems based on ARM processors (C, ASM)
* Theory
* Practice with Design tools Compiler, Linker and Debugger) in the lab and at Home
4. Practice – Introduction to HW debugging tools
5. Designing Embedded Computing Platform:
* Memory and I/O Device
* Clock management, IC and DMA and other peripheral devices.

{loadposition limudim-form}

הפוסט ARM for RT Embedded Systems-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/arm-for-rt-embedded-systems-15-2-months-2/feed/ 0
C and ASM for RT Embedded Systems Design-1.5-2 months https://chiportal.co.il/c-and-asm-for-rt-embedded-systems-design-2/ https://chiportal.co.il/c-and-asm-for-rt-embedded-systems-design-2/#respond Fri, 25 Dec 2009 20:08:25 +0000 http://35.206.111.17/~mikep643/www.a85642-tmp.s743.upress.link/c-and-asm-for-rt-embedded-systems-design-2/ Program GoalThis program provides SW/HW and other engineers with the knowledge and 1st experience in programming with C and ASM for the RT Embedded systems with an emphasis on ARM processors. Most important – this course provides the knowledge which is critical during job interviews. Today it is a basic requirement to know C and […]

הפוסט C and ASM for RT Embedded Systems Design-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>

Program Goal
This program provides SW/HW and other engineers with the knowledge and 1st experience in programming with C and ASM for the RT Embedded systems with an emphasis on ARM processors.

Most important – this course provides the knowledge which is critical during job interviews. Today it is a basic requirement to know C and ASM programming.

Who can attend
Electronic, Computers, SW and other Engineers who work or want to work in High Tech.

Course duration:
Studies: ~1.5 Months, 6 lessons 5 hours each

Classes Schedule
Evening class on weekdays (Mon-Thu, 17:30pm-22.00pm).

Class size
20 people max.

{loadposition limudim-form}

הפוסט C and ASM for RT Embedded Systems Design-1.5-2 months הופיע לראשונה ב-Chiportal.

]]>
https://chiportal.co.il/c-and-asm-for-rt-embedded-systems-design-2/feed/ 0