• אודות
  • כנסים ואירועים
  • צור קשר
  • הצטרפות לניוזלטר
  • TapeOut Magazine
  • ChipEx
  • סיליקון קלאב
  • Jobs
מבית
EN
Tech News, Magazine & Review WordPress Theme 2017
  • עיקר החדשות
    לוגו טאואר סמיקונדקטור. צילום יחצ

    טאואר ונובוטון מפרקות את מבנה השותפות ביפן: טאואר תקבל שליטה מלאה במפעל ה־300 מ"מ

    תעשיית השבבים בסין. אילוסטרציה: depositphotos.com

    SEMICON China נפתחת בצל משבר הליום: תעשיית השבבים הסינית נפגשת כשהגז הקריטי נעשה יקר ונדיר יותר

    טקס החתימה הראשוני על הקמת PAX SILICA שהתקיים בדרום קוריאה ב-12 בדצמבר 2025. מתוך רשת X

    ארה״ב משיקה את Pax Silica Fund: קרן חדשה לחיזוק שרשראות האספקה של שבבים, בינה מלאכותית ומינרלים קריטיים

    טראמפ מאיים בהגדלת שיעור המכסים על שבבים ל-300%. איור: אבי בליזובסקי באמצעות IDEOGRAM.AI

    ארה״ב מהדקת את הלחץ על תעשיית השבבים: חקירות סחר חדשות מול 16 כלכלות מצטרפות למכסי 25% על שבבי AI

    אילון מאסק. href="https://depositphotos.com. ">המחשה: depositphotos.com

    מאסק מציג את Terafab: מתחם ייצור שבבים חדש בטקסס עבור טסלה, SpaceX ו־xAI

    שרשרת האספקה של השבבים. אילוסטרציה: depositphotos.com

    מרוץ הסובסידיות לשבבים מפצל את שרשרת האספקה העולמית

  • בישראל
    עומדים מימין לשמאל: אלכס קנטור, אבי אברהם, משה כהן, אסתר סלם, מרים אנגל יושבים מימין לשמאל: קובי בר, משה אליהו, סרגי אובסיאניקוב. צילום: עדן סיטון

    אינטל מרחיבה את Core Ultra Series 3 לשוק הארגוני עם סזרת הכרזות בהשתתפות אינטל ירושלים

    Quantum Machines מבקשת להפוך את המחשוב הקוונטי להיברידי באמת: לא רק QPU מבודד, אלא מערכת שבה מעבד קוונטי, GPU, CPU ומאיצים נוספים פועלים בתיאום הדוק ובהשהיה נמוכה במיוחד. צילום יחצ, קוואנטום מאשינס

    קוונטום משינס משיקה חבילת האצה פתוחה למחשוב קוונטי־קלאסי היברידי

    בתמונה למעלה (מימין לשמאל): אדוארד קיציס ותומר טימור, NIV-AI. צילום: ניר סלקמן

    Niv-AI גייסה 12 מיליון דולר לפתרון צוואר הבקבוק האנרגטי של מרכזי AI

    שי כהן מנכ"ל פרוטאנטיקס. צילום יחצ

    פרוטאנטק מקבלת השקעה אסטרטגית מזרוע ההון־סיכון של TOPPAN

    NPG102 PIC Transmitter on Chip של ניו פוטוניקס. צילום יחצ

    ניו־פוטוניקס מפתח תקווה מציגה רצף הכרזות ב־OFC 2026

    נמל במפרץ הורמוז. אילוסטרציה: depositphotos.com

    טראמפ מבקש קואליציה לאבטחת הורמוז, ותעשיית השבבים חוששת מפגיעת שרשרת אספקה

  • מדורים
    • אוטומוטיב
    • בינה מלאכותית (AI/ML)
    • בטחון, תעופה וחלל
    • ‫טכנולוגיות ירוקות‬
    • ‫יצור (‪(FABs‬‬
    • ‫צב"ד‬
    • ‫שבבים‬
    • ‫רכיבים‬ (IOT)
    • ‫תוכנות משובצות‬
    • ‫תכנון אלק' (‪(EDA‬‬
    • תקשורת מהירה
    • ‫‪FPGA‬‬
    • ‫ ‪וזכרונות IPs‬‬
  • מאמרים ומחקרים
  • צ'יפסים
  • Chiportal Index
    • Search By Category
    • Search By ABC
No Result
View All Result
Chiportal
  • עיקר החדשות
    לוגו טאואר סמיקונדקטור. צילום יחצ

    טאואר ונובוטון מפרקות את מבנה השותפות ביפן: טאואר תקבל שליטה מלאה במפעל ה־300 מ"מ

    תעשיית השבבים בסין. אילוסטרציה: depositphotos.com

    SEMICON China נפתחת בצל משבר הליום: תעשיית השבבים הסינית נפגשת כשהגז הקריטי נעשה יקר ונדיר יותר

    טקס החתימה הראשוני על הקמת PAX SILICA שהתקיים בדרום קוריאה ב-12 בדצמבר 2025. מתוך רשת X

    ארה״ב משיקה את Pax Silica Fund: קרן חדשה לחיזוק שרשראות האספקה של שבבים, בינה מלאכותית ומינרלים קריטיים

    טראמפ מאיים בהגדלת שיעור המכסים על שבבים ל-300%. איור: אבי בליזובסקי באמצעות IDEOGRAM.AI

    ארה״ב מהדקת את הלחץ על תעשיית השבבים: חקירות סחר חדשות מול 16 כלכלות מצטרפות למכסי 25% על שבבי AI

    אילון מאסק. href="https://depositphotos.com. ">המחשה: depositphotos.com

    מאסק מציג את Terafab: מתחם ייצור שבבים חדש בטקסס עבור טסלה, SpaceX ו־xAI

    שרשרת האספקה של השבבים. אילוסטרציה: depositphotos.com

    מרוץ הסובסידיות לשבבים מפצל את שרשרת האספקה העולמית

  • בישראל
    עומדים מימין לשמאל: אלכס קנטור, אבי אברהם, משה כהן, אסתר סלם, מרים אנגל יושבים מימין לשמאל: קובי בר, משה אליהו, סרגי אובסיאניקוב. צילום: עדן סיטון

    אינטל מרחיבה את Core Ultra Series 3 לשוק הארגוני עם סזרת הכרזות בהשתתפות אינטל ירושלים

    Quantum Machines מבקשת להפוך את המחשוב הקוונטי להיברידי באמת: לא רק QPU מבודד, אלא מערכת שבה מעבד קוונטי, GPU, CPU ומאיצים נוספים פועלים בתיאום הדוק ובהשהיה נמוכה במיוחד. צילום יחצ, קוואנטום מאשינס

    קוונטום משינס משיקה חבילת האצה פתוחה למחשוב קוונטי־קלאסי היברידי

    בתמונה למעלה (מימין לשמאל): אדוארד קיציס ותומר טימור, NIV-AI. צילום: ניר סלקמן

    Niv-AI גייסה 12 מיליון דולר לפתרון צוואר הבקבוק האנרגטי של מרכזי AI

    שי כהן מנכ"ל פרוטאנטיקס. צילום יחצ

    פרוטאנטק מקבלת השקעה אסטרטגית מזרוע ההון־סיכון של TOPPAN

    NPG102 PIC Transmitter on Chip של ניו פוטוניקס. צילום יחצ

    ניו־פוטוניקס מפתח תקווה מציגה רצף הכרזות ב־OFC 2026

    נמל במפרץ הורמוז. אילוסטרציה: depositphotos.com

    טראמפ מבקש קואליציה לאבטחת הורמוז, ותעשיית השבבים חוששת מפגיעת שרשרת אספקה

  • מדורים
    • אוטומוטיב
    • בינה מלאכותית (AI/ML)
    • בטחון, תעופה וחלל
    • ‫טכנולוגיות ירוקות‬
    • ‫יצור (‪(FABs‬‬
    • ‫צב"ד‬
    • ‫שבבים‬
    • ‫רכיבים‬ (IOT)
    • ‫תוכנות משובצות‬
    • ‫תכנון אלק' (‪(EDA‬‬
    • תקשורת מהירה
    • ‫‪FPGA‬‬
    • ‫ ‪וזכרונות IPs‬‬
  • מאמרים ומחקרים
  • צ'יפסים
  • Chiportal Index
    • Search By Category
    • Search By ABC
No Result
View All Result
Chiportal
No Result
View All Result

בית דפי האתר ושונות הודעות לעיתונות APS5 32 bit Microcontroller IP Core for High Performance Embedded ASIC Designs Launched by Cortus

APS5 32 bit Microcontroller IP Core for High Performance Embedded ASIC Designs Launched by Cortus

מאת רחלי אפלויג
31 מאי 2012
in הודעות לעיתונות
Share on FacebookShare on TwitterLinkedinWhastsapp

Cortus extends its family of 32 bit modern RISC microcontroller IP cores with the high performance APS5. The APS5 is aimed at more complex embedded systems on chip requiring caches and/or co-processors and is capable of multi-processor configuration.

Montpellier, France, 31st May 2012. Cortus, a technology leader in cost effective, silicon efficient 32-bit processor IP, launches the latest member of their processor family: the high performance, high throughput APS5. The APS5 combines good integer computational performance with a high maximum clock frequency. This processor IP is designed for ASICs requiring more complex processor subsystems such as those with instruction and data caches or co-processors. The APS5 can be implemented in dual- or quad-core configurations or be used in a heterogeneous system with APS3R.

The Cortus APS5 is a high performance, high throughput, 32-bit processor designed for complex embedded systems and features a high performance integer unit and an instruction cache. It is the third member of the Cortus microcontroller IP core family to be released in 2012 complementing the smaller energy efficient APS3R and the larger floating point FPS6.
“
The APS5 delivers very good computational performance and scalability making it suitable for more complex embedded subsystems”, said Michael Chapman, CEO and President of Cortus. He adds, “Despite its modest CPU core area, the APS5 delivers 2.29 DMIPS/MHz”. In common with other Cortus processors, the APS5 has a 5 to 7 stage integer pipeline and out-of-order completion ensuring that most integer instructions (load and stores included) are executed in a single cycle.

Michael Chapman explains, “The APS5 architecture enables a high maximum clock frequency, for example it is capable of greater than 400 MHz in a 90 nm technology”.

The APS5 has been designed to provide scalable computing performance and is supplied with an instruction cache and a data cache is optional. Performance can be increased with symmetric multi-processing (SMP) configurations such as dual- or quad-core. For example, while a single APS5 core offers 1.93 CoreMarks/MHz* a dual-core configuration benchmarks at 3.51 CoreMarks/MHz. For SMP configurations a coherent data cache with snoopy protocol is available. Other applications may benefit from heterogeneous APS5/APS3R configurations.

The modest APS5 CPU core silicon footprint of 0.088 mm2 in 90 nm (UMC) and the freely available complete toolchain and IDE ensure a very low cost of ownership for APS5 licensees. The easy software development, programming in high level languages, with simple debugging due to an integrated debugger and simulator enhance both time to market and software reliability.

As a member of the Cortus family of processors, APS5 interfaces to all of Cortus’ peripherals including Ethernet 10/100 MAC, USB 2.0 Device and USB 2.0 OTG via the efficient APS bus. It also shares the simple vectored interrupt structure which ensures rapid, real time interrupt response, with low software overhead. Bridges to and from AHB-Lite™ and to APB™ ensure easy interfacing to other IP.

The APS toolchain and IDE (for C and C++) is available to licensees free of charge, and which can be customised and branded for final customer use. Ports of various RTOSs are available such as FreeRTOS, Micrium μC/OS and
μCLinux.

http://www.cortus.com/aps5.html

(*CoreMark 1.0 : 1.931468 / GCC4.5.3 20120201 (Cortus Eval) -mmul -flto -O3 -funroll-all-loops -finline-limit=500 -IC:/cortus-ide/toolchain/aps3/include -DPERFORMANCE_RUN=1)

AHB, AHB-Lite and APB are trademarks of ARM Limited.

Cortus is exhibiting at the Design Automation Conference (DAC) 2012 in San Francisco, California from 4

http://www2.dac.com/ebooth/exhibitor.aspx?confid=24&mpid=2172


From 4th
-6th June at Booth #304.

 

 

 

Cortus is the world leader in terms of DMIPS per square micrometre and DMIPS per microwatt.

http://www.cortus.com

Cortus S.A. Contact
David Kerr-Munslow, +33.4.30.96.70.00

Cortus S.A. is the cost/performance leader for 32 bit processor IP for embedded systems. Cortus cores are used in applications where one or more of small silicon footprint, low power consumption, good code density/small code memory size and high performance are important.About Cortus S.A

david.kerr-munslow@cortus.com

רחלי אפלויג

רחלי אפלויג

נוספים מאמרים

a0e16c55-cb32-4b7b-a29a-9083c36ee978
הודעות לעיתונות

Andes Technology: Doing More – and Feeling Good – with your CPU IP

CEVA_official_logo
הודעות לעיתונות

Inuitive Selects CEVA-XM4 Intelligent Vision DSP for Next Generation 3D Computer Vision SoC

הודעות לעיתונות

קיידנס ואינטל משתפות פעולה בתמיכה בטכנולוגיית התהליך 14nm Tri-Gate

הודעות לעיתונות

טאואר-ג'אז מודיעה על פלטפורמת 700 וולט חדשנית ופורצת דרך

Next Post
arm

מארוול היא המרוויחה מהחלטתה של דל לשווק שרתים מבוססי ARM

כתיבת תגובה לבטל

האימייל לא יוצג באתר. שדות החובה מסומנים *

  • הידיעות הנקראות ביותר
  • מאמרים פופולאריים

הידיעות הנקראות ביותר

  • ניו־פוטוניקס מפתח תקווה מציגה רצף הכרזות ב־OFC 2026
  • פרוטאנטק מקבלת השקעה אסטרטגית מזרוע ההון־סיכון של TOPPAN
  • ארה״ב משיקה את Pax Silica Fund: קרן חדשה לחיזוק…
  • Niv-AI גייסה 12 מיליון דולר לפתרון צוואר הבקבוק…
  • מרוץ הסובסידיות לשבבים מפצל את שרשרת האספקה העולמית

מאמרים פופולאריים

  • המהפכה המוארת: מדוע שבבים פוטוניים הם המפתח לעתיד…
  • מעבר לשבבים: “המגן החברתי” של טאיוואן והמאבק על…
  • IBM וחוקרים מאירופה יצרו מולקולה חדשה, והמחשוב…
  • פנס פוטוני מודפס בתלת־ממד מאגד עשרות לייזרים לשיער…

השותפים שלנו

לוגו TSMC
לוגו TSMC

לחצו למשרות פנויות בהייטק

כנסים ואירועים

כנסים ואירועים

כנס ChipEx2026 יערך ב-12-13 במאי, 2026. הכנס מיועד לכל העוסקים בתעשיית הסמיקונדקטור  כולל מהנדסים, מומחים מקצועיים ובכירים.

ChipEx2026 will be held on May 12-13, 2026. The conference is intended for everyone involved in the semiconductor industry, including engineers, professional experts, and senior executives.

לחץ לפרטים

הרשמה לניוזלטר של ChiPortal

הצטרפו לרשימת הדיוור שלנו


    • פרסם אצלנו
    • עיקר החדשות
    • הצטרפות לניוזלטר
    • בישראל
    • צור קשר
    • צ'יפסים
    • Chiportal Index
    • TapeOut Magazine
    • אודות
    • מאמרים ומחקרים
    • תנאי שימוש
    • כנסים
    • אוטומוטיב
    • בינה מלאכותית
    • בטחון, תעופה וחלל
    • ‫טכנולוגיות ירוקות‬
    • ‫יצור (‪(FABs‬‬
    • ‫צב"ד‬
    • ‫רכיבים‬ (IOT)
    • ‫שבבים‬
    • ‫תוכנות משובצות‬
    • ‫תכנון אלק' (‪(EDA‬‬
    • ‫‪FPGA‬‬
    • ‫ ‪וזכרונות IPs‬‬

    השותפים שלנו

    כל הזכויות שמורות Chiportal (c) 2010 תנאי שימוש ומדיניות פרטיות

    דרונט דיגיטל - בניית אתרים, בניית אתרי וורדפרס, בניית אתרי סחר, חנות אינטרנטית, פיתוח אתרים

    No Result
    View All Result
    • עיקר החדשות
    • בישראל
    • מדורים
      • אוטומוטיב
      • בינה מלאכותית (AI/ML)
      • בטחון, תעופה וחלל
      • ‫טכנולוגיות ירוקות‬
      • ‫יצור (‪(FABs‬‬
      • ‫צב"ד‬
      • ‫שבבים‬
      • ‫רכיבים‬ (IoT)
      • ‫תוכנות משובצות‬
      • ‫תכנון אלק' (‪(EDA‬‬
      • ‫‪FPGA‬‬
      • ‫ ‪וזכרונות IPs‬‬
      • תקשורת מהירה
    • מאמרים ומחקרים
    • צ'יפסים
    • כנסים
    • Chiportal Index
      • אינדקס חברות – קטגוריות
      • אינדקס חברות A-Z
    • אודות
    • הצטרפות לניוזלטר
    • TapeOut Magazine
    • צור קשר
    • ChipEx
    • סיליקון קלאב

    כל הזכויות שמורות Chiportal (c) 2010 תנאי שימוש ומדיניות פרטיות

    דרונט דיגיטל - בניית אתרים, בניית אתרי וורדפרס, בניית אתרי סחר, חנות אינטרנטית, פיתוח אתרים

    דילוג לתוכן
    פתח סרגל נגישות כלי נגישות

    כלי נגישות

    • הגדל טקסטהגדל טקסט
    • הקטן טקסטהקטן טקסט
    • גווני אפורגווני אפור
    • ניגודיות גבוההניגודיות גבוהה
    • ניגודיות הפוכהניגודיות הפוכה
    • רקע בהיררקע בהיר
    • הדגשת קישוריםהדגשת קישורים
    • פונט קריאפונט קריא
    • איפוס איפוס